Na das Problem ist nicht das die CPU genug Zyklen macht, sondern häufig Cache Misses (instruction and data cache), Memory ist mittlerweile der Flaschenhals. Das Eventsystem des Atxmega, das dann die Dinge ohne Programmaufwand macht, läst das alles eben in Hardware.
Die Frage ist um auf das Hauptthema zurück zu kommen, kann man das Sampeln jenseits der 400 kHz auf einem FPGA machen und die Daten per DMA in den Speicher schreiben wo sie dann ein Prozessor abholt?
Lesezeichen