Hallo Smak!

Es wird so wie du beschrieben hast funktionieren. Man könnte aber dafür nur ein IC, nämlich 4053 verwenden, wo nur die 3 Synchronzähler benutzt werden. Auf dem Overflow Ausgang (Pin 14) bei Mester Reset (Pin 13) = Low und Disable (Pin 11) = Low wid es auf dem Clock (Pin 12) zugeführte Frequenz geteilt durch 1000 geben. Der Rest des ICs bleibt unbenutzt. Das kannst du dir auf Seiten 5 und 6 des Datenblats anschauen:

http://www.datasheetcatalog.org/data.../501162_DS.pdf

Wenn der 1 kHz Takt symmetrisch seien sollte, müsste man 2 MHz Eingangstakt nutzen und die Ausgangsfrequenz 2 kHz mit einem Flip-Flop durch 2 Teilen.

MfG