Das bedeutet, dass der zweite MAX aber der Mitte des 16. Clocks diese Daten annimmt, das macht er, damit du bei einem Fehler im Takt nach Rechts und Links eine möglichst hohe Toleranz hast. Das selbe Prinzip nutzt auch eine serielle Schnittstelle, die Bits werden nicht direkt bei Pegelwechsel gelesen, sondern erst nen halben Takt später.
Für dich bedeutet das garnichts, du musst nichts ändern oder beachten.
Hast du alle Max an der gleichen CS Leitung, sodass die gleichzeitig low gezoge werden?